¿Necesita más?
Cantidad | Precio (sin IVA) |
---|---|
5+ | 0,345 € |
10+ | 0,237 € |
100+ | 0,181 € |
500+ | 0,159 € |
1000+ | 0,152 € |
5000+ | 0,144 € |
10000+ | 0,137 € |
Información del producto
Resumen del producto
The SN74LVC125ADR is a Quadruple Bus Buffer Gate, designed for 1.65 to 3.6V VCC operation. The SN74LVC125ADR device features independent line drivers with 3-state outputs. Each output is disabled when the associated output-enable (OE) input is high. To ensure the high-impedance state during power up or power down, OE should be tied to VCC through a pull-up resistor, the minimum value of the resistor is determined by the current-sinking capability of the driver. Inputs can be driven from either 3.3 or 5V devices. This feature allows the use of this device as a translator in a mixed 3.3/5V system environment. ESD protection exceeds JESD 22, 2000V human-body model, 200V machine model and 1000V charged-device model.
- 3-state Outputs
- Separate OE for all 4 buffers
- Inputs accept voltages to 5.5V
- Maximum TPD of 4.8ns at 3.3V
- <lt/>0.8V at VCC = 3.3V, TA = 25°C Typical VOLP (output ground bounce)
- <gt/>2V at VCC = 3.3V, TA = 25°C Typical VOHV (output VOH undershoot)
- Latch-up performance exceeds 250mA per JESD 17
- Green product and no Sb/Br
Advertencias
El dispositivo cuenta con protección limitada contra descargas ESD. Los cables deben estar cortocircuitados o el dispositivo debe estar colocado en espuma conductora durante su almacenamiento o su manipulación para evitar daños por descargas electrostáticas a las compuertas MOS.
Especificaciones técnicas
Buffer, Sin Inversión
SOIC
14Pins
3.6V
74125
125°C
-
74LVC125
SOIC
1.65V
74LVC
-40°C
-
No SVHC (27-Jun-2018)
Documentos técnicos (1)
Alternativas para SN74LVC125ADR
Se ha encontrado 1 producto
Legislación y medioambiente
País donde se realizó la mayor parte del proceso de producciónPaís de origen:Malaysia
País donde se realizó la mayor parte del proceso de producción
RoHS
RoHS
Certificado de conformidad del producto