Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteMICRON
Referencia del fabricanteMT48LC2M32B2B5-6A IT:J
Código Farnell4050867
Hoja de datos técnicos
609 Productos en Stock
¿Necesita más?
Envío EXPRÉS con entrega en 1-2 días laborables
Realice su pedido antes de las 17:00 horas
Envío GRATUITO disponible
para pedidos superiores a 75,000 €
El plazo de entrega se calcula al procesar el pago.
Cantidad | Precio (sin IVA) |
---|---|
1+ | 7,150 € |
10+ | 6,650 € |
25+ | 6,440 € |
50+ | 5,790 € |
100+ | 5,650 € |
250+ | 5,460 € |
Precio para:Cada
Mínimo: 1
Múltiplo: 1
7,15 € (Excl. IVA)
Añadir referencia del producto / nota de línea
Se han añadido a la confirmación de pedido, la factura y el albarán solo para este pedido.
Este número se añadirá a la confirmación del pedido, la factura, el albarán, el e-mail de confirmación del pedido y la etiqueta del producto.
Información del producto
FabricanteMICRON
Referencia del fabricanteMT48LC2M32B2B5-6A IT:J
Código Farnell4050867
Hoja de datos técnicos
Tipo de DRAMSDR
Densidad de Memoria64Mbit
Configuración de Memoria2M x 32bit
Frecuencia de Reloj Máx.167MHz
Encapsulado del CIVFBGA
Número de Pines90Pins
Tensión de Alimentación Nominal3.3V
Montaje de CirucitoMontaje en superficie
Temperatura de Trabajo Mín.-40°C
Temperatura de Funcionamiento Máx.85°C
Gama de Producto-
Sustancia Extremadamente Preocupante (SVHC)No SVHC (17-Dec-2015)
Resumen del producto
MT48LC2M32B2B5-6A IT:J is a SDR SDRAM. It uses a 64Mb SDRAM and a high-speed CMOS, dynamic random-access memory containing 67,108,864 bits. It is internally configured as a quad-bank DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Each of the x4’s 67,108,864-bit banks are organized as 8192 rows by 2048 columns by 4 bits. Each of the 16,777,216-bit banks are organized as 2048 rows by 256 columns by 32bits. It supports CAS latency (CL) of 1, 2, and 3.
- Operating supply voltage range is 3V to 3.6V (VDD, VDDQ)
- 2Meg x 32 configuration (512K x 32 x 4 banks), PC100-compliant
- Packaging style is 90-ball VFBGA (8mm x 13mm)
- Clock frequency is 167MHz, auto refresh
- Industrial temperature range is –40˚C to +85˚C
- Fully synchronous to all signals registered on positive edge of system clock
- Internal pipelined operation; column address can be changed every clock cycle
- Internal banks for hiding row access/precharge
- Auto precharge, includes concurrent auto precharge and auto refresh modes
- LVTTL-compatible inputs and outputs
Especificaciones técnicas
Tipo de DRAM
SDR
Configuración de Memoria
2M x 32bit
Encapsulado del CI
VFBGA
Tensión de Alimentación Nominal
3.3V
Temperatura de Trabajo Mín.
-40°C
Gama de Producto
-
Densidad de Memoria
64Mbit
Frecuencia de Reloj Máx.
167MHz
Número de Pines
90Pins
Montaje de Cirucito
Montaje en superficie
Temperatura de Funcionamiento Máx.
85°C
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (17-Dec-2015)
Documentos técnicos (1)
Legislación y medioambiente
País de origen:
País donde se realizó la mayor parte del proceso de producciónPaís de origen:Taiwan
País donde se realizó la mayor parte del proceso de producción
País donde se realizó la mayor parte del proceso de producciónPaís de origen:Taiwan
País donde se realizó la mayor parte del proceso de producción
N.º de tarifa85423239
US ECCN:EAR99
EU ECCN:NLR
Conforme a RoHS:Sí
RoHS
Conforme a la directiva RoHS sobre de ftalatos:Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (17-Dec-2015)
Descargue el certificado de conformidad del producto
Certificado de conformidad del producto
Peso (kg):.000001