Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteLATTICE SEMICONDUCTOR
Referencia del fabricanteLC4128V-75TN144E
Código Farnell4410694
Hoja de datos técnicos
120 Productos en Stock
¿Necesita más?
Envío EXPRÉS con entrega en 1-2 días laborables
Realice su pedido antes de las 17:00 horas
Envío GRATUITO disponible
para pedidos superiores a 75,000 €
El plazo de entrega se calcula al procesar el pago.
Cantidad | Precio (sin IVA) |
---|---|
1+ | 45,440 € |
5+ | 43,440 € |
10+ | 41,430 € |
25+ | 39,420 € |
Precio para:Cada
Mínimo: 1
Múltiplo: 1
45,44 € (Excl. IVA)
Añadir referencia del producto / nota de línea
Se han añadido a la confirmación de pedido, la factura y el albarán solo para este pedido.
Este número se añadirá a la confirmación del pedido, la factura, el albarán, el e-mail de confirmación del pedido y la etiqueta del producto.
Información del producto
FabricanteLATTICE SEMICONDUCTOR
Referencia del fabricanteLC4128V-75TN144E
Código Farnell4410694
Hoja de datos técnicos
Tipo de CPLD-
Número de Macrocélulas128Macrocells
No. de ES de Usuario96Entradas/Salidas
Encapsulado del CITQFP
Número de Pines144Pins
Grado de Velocidad75
Tecnología de ProcesosCMOS
Montaje de CirucitoMontaje en superficie
Temperatura de Trabajo Mín.-40°C
Temperatura de Funcionamiento Máx.130°C
Gama de Producto-
Calificación-
Sustancia Extremadamente Preocupante (SVHC)No SVHC (21-Jan-2025)
Resumen del producto
LC4128V-75TN144E is an ispMACH 4000 In-System programmable SuperFAST high-density PLD. The ispMACH 4000 combines high speed and low power with the flexibility needed for ease of design. With its robust Global Routing Pool and Output Routing Pool, this family delivers excellent First-Time-Fit, timing predictability, routing, pin-out retention, and density migration.
- Enhanced macrocells with individual clock, reset, preset and clock enable controls
- Up to four global OE controls, individual local OE control per I/O pin
- Excellent First-Time-Fit™ and refit, Fast path, SpeedLocking™ path, and wide-PT path
- Wide input gating (36 input logic blocks) for fast counters, state machines and address decoders
- Superior solution for power-sensitive consumer applications
- 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI interfaces
- Hot-socketing, open-drain capability, input pull-up, pull-down or bus-keeper
- 3.3V PCI compatible, IEEE 1149.1 boundary scan testable
- 128 macrocells, 3.3V voltage, 7.5 tPD
- 144-pin TQFP package, -40 to 130°C extended temperature rating
Especificaciones técnicas
Tipo de CPLD
-
No. de ES de Usuario
96Entradas/Salidas
Número de Pines
144Pins
Tecnología de Procesos
CMOS
Temperatura de Trabajo Mín.
-40°C
Gama de Producto
-
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (21-Jan-2025)
Número de Macrocélulas
128Macrocells
Encapsulado del CI
TQFP
Grado de Velocidad
75
Montaje de Cirucito
Montaje en superficie
Temperatura de Funcionamiento Máx.
130°C
Calificación
-
Documentos técnicos (1)
Legislación y medioambiente
País de origen:
País donde se realizó la mayor parte del proceso de producciónPaís de origen:Malaysia
País donde se realizó la mayor parte del proceso de producción
País donde se realizó la mayor parte del proceso de producciónPaís de origen:Malaysia
País donde se realizó la mayor parte del proceso de producción
N.º de tarifa85423990
US ECCN:EAR99
EU ECCN:NLR
Conforme a RoHS:Sí
RoHS
Conforme a la directiva RoHS sobre de ftalatos:Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (21-Jan-2025)
Descargue el certificado de conformidad del producto
Certificado de conformidad del producto
Peso (kg):.0013