Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteMICRON
Referencia del fabricanteMT47H128M16RT-25E:C
Código Farnell4050862
Hoja de datos técnicos
22 Productos en Stock
¿Necesita más?
Envío EXPRÉS con entrega en 1-2 días laborables
Realice su pedido antes de las 17:00 horas
Envío GRATUITO disponible
para pedidos superiores a 75,000 €
El plazo de entrega se calcula al procesar el pago.
Cantidad | Precio (sin IVA) |
---|---|
1+ | 13,400 € |
10+ | 12,430 € |
25+ | 12,050 € |
50+ | 11,750 € |
100+ | 11,460 € |
Precio para:Cada
Mínimo: 1
Múltiplo: 1
13,40 € (Excl. IVA)
Añadir referencia del producto / nota de línea
Se han añadido a la confirmación de pedido, la factura y el albarán solo para este pedido.
Este número se añadirá a la confirmación del pedido, la factura, el albarán, el e-mail de confirmación del pedido y la etiqueta del producto.
Información del producto
FabricanteMICRON
Referencia del fabricanteMT47H128M16RT-25E:C
Código Farnell4050862
Hoja de datos técnicos
Tipo de DRAMDDR2
Densidad de Memoria2Gbit
Configuración de Memoria128M x 16bit
Frecuencia de Reloj Máx.400MHz
Encapsulado del CIFBGA
Número de Pines84Pins
Tensión de Alimentación Nominal1.8V
Montaje de CirucitoMontaje en superficie
Temperatura de Trabajo Mín.0°C
Temperatura de Funcionamiento Máx.85°C
Gama de Producto-
Sustancia Extremadamente Preocupante (SVHC)No SVHC (17-Dec-2015)
Resumen del producto
MT47H128M16RT-25E:C is a DDR2 SDRAM. It uses a double data rate architecture to achieve high-speed operation. The double data rate architecture is a 4n-prefetch architecture, with an interface designed to transfer two data words per clock cycle at the I/O balls. A single READ or WRITE operation for the DDR2 SDRAM consists of a single 4n-bitwide, two-clock-cycle data transfer at the internal DRAM core and four corresponding n-bit-wide, one-half-clock-cycle data transfers at the I/O balls.
- Operating voltage range is –1.0V to 2.3V(VDD)
- 128Meg x 16 configuration, 8 internal banks for concurrent operation
- Packaging style is 84-ball 9.0mm x 12.5mm FBGA
- Timing (cycle time) is 2.5ns at CL = 5 (DDR2-800)
- Operating temperature range is 0°C to +85°C
- Data rate is 800MT/s, differential data strobe (DQS, DQS#) option
- DLL to align DQ and DQS transitions with CK, duplicate output strobe (RDQS) option for x8
- Programmable CAS latency (CL), posted CAS additive latency (AL)
- On-die termination (ODT), supports JEDEC clock jitter specification
- JEDEC-standard 1.8V I/O (SSTL_18-compatible), 8D response time
Especificaciones técnicas
Tipo de DRAM
DDR2
Configuración de Memoria
128M x 16bit
Encapsulado del CI
FBGA
Tensión de Alimentación Nominal
1.8V
Temperatura de Trabajo Mín.
0°C
Gama de Producto
-
Densidad de Memoria
2Gbit
Frecuencia de Reloj Máx.
400MHz
Número de Pines
84Pins
Montaje de Cirucito
Montaje en superficie
Temperatura de Funcionamiento Máx.
85°C
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (17-Dec-2015)
Documentos técnicos (1)
Legislación y medioambiente
País de origen:
País donde se realizó la mayor parte del proceso de producciónPaís de origen:Taiwan
País donde se realizó la mayor parte del proceso de producción
País donde se realizó la mayor parte del proceso de producciónPaís de origen:Taiwan
País donde se realizó la mayor parte del proceso de producción
N.º de tarifa85423239
US ECCN:EAR99
EU ECCN:NLR
Conforme a RoHS:Sí
RoHS
Conforme a la directiva RoHS sobre de ftalatos:Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (17-Dec-2015)
Descargue el certificado de conformidad del producto
Certificado de conformidad del producto
Peso (kg):.000001